POWER PC (POWER4,5,6)POWER is an acronym derived from Performance Optimized With Enhanced RISC, the IBM. POWER systems are designed in such a way that the system architecture is big and very complicated, but it is not yet known as the POWER microprocessor, one of the leading POWER is because if their application is, then it must use many chips until the way IBM has partnered with MOTOROLA to develop a POWER company as the PowerPC, which is known as one of the processor chip pamaikhro. POWER PC architecture supports multiple software formats. Note that the goal of the PowerPC architecture still maintain, in many applications, such as applications in Macintosh. The application in A UNIX/X systems. The other reason, of cooperation to create a chip between Motorola and IBM itself makes the Motorola. Reducing the emphasis on the 88110 RISC chip which is the activity of their own, but Motorola is still created by the proposed agreement with the company, the production conditions, the cars in the United States to use its RISC chip development control system in the car but still cooperate with IBM to develop the PowerPC chip architecture is used by some.That comes from the family, and emphasizes the 88110 links of both technologies together POWER architecture IBM POWER system design, system architecture in a manner that is large and complex, sometimes difficult to say until a microprocessor, because if it must use a chip application pacham.But when calculated in cooperation with Motorola POWER PC is used, then only one chip, so I called a microprocessor full mouth. POWER architecture has been developed and brought to market since the year before, with previous SPARC chip development 2533 or MIPS4000 for up to two years. The original infrastructure of the POWER architecture that fetch RS/6000 is created must use the structure split the palai is the payoi and perform different functions in the age of first use as RS/6000 pruam to 7.8 FXU : Fixed Point Unit8 FPU : Floating Point Unit8 ICU : Instruction Cache UnitThe combined POWER architecture is a RS/6000.ในหน่วยของชิป DCU นี้มีถึง 4 ตัวและถ้าจะรวมเป็นระบบที่สมบูรณ์จะต้องใช้ชิปเพิ่มเติมอีก คือ SCU : Storage Control Unit และ IOU : I/O Unit ซึ่งทำหน้าที่เชื่อมต่อกับอุปกรณ์ประกอบร่วมภายนอก เนื่องจากความซับซ้อนของสถาปัตยกรรม POWER จึงต้องใช้จำนวนทรานซิสเตอร์สูงมาก มีการแบ่งเป็นชิปย่อย 7 ชิป แต่ละชิปเทคโนโลยี 1 ไมครอนและใช้ทรานซิสเตอร์ประมาณ 1 ล้านตัวแสดงรายละเอียดของชิปแต่ละตัวที่ประกอบร่วมกันเป็น RS/6000 ซึ่งต้องใช้พื้นที่ชิ้นซิลิกอนรวมกันถึงขนาด 2 ตารางนิ้วและมีทรานซิสเตอร์รวมกันถึง 6.9 ล้านตัว นับเป็นซีพียูที่ใช้ทรานซิสเตอร์จำนวนมากและ มากกว่าชิปไมโครโพรเซสเซอร์อื่นๆ ที่มีในยุคเดียวกัน (80486 หนึ่งตัวใช้ทรานซิสเตอร์ 1.2 ล้านตัว ซึ่งพอๆ กับจำนวนที่ใช้ในชิป DCU เพียงหนึ่งชิป)RS/6000 a chip The structure of the link system 32-bit chip for each model using the DCU chips make all 4 creating 64 KB data cache. By having a link to process logon information has reached 128 bytes of memory, and that memory is used per ECC is error detection, and can be solved for and a memory cache for ICU command, 8 KB. Bus connection structure between the chips.Bus connections between chips paphai in the CPU. The structure of the RS/6000 is calculated using the unit of work, either an integer and real numbers simultaneously, we use more than one ALU as a super scalar operation in instruction cache unit (ICU) to retrieve a command sent to work either in separate sections and at the same time, so FPU FXU makes each saikoen more than one work each command that runs the FPU and the DCU FXU subsequent processing. To get data from this data can be received by DCU forms processing up to 64-bit real number, thus making the numerical processing work better.
การแปล กรุณารอสักครู่..
